電子設(shè)備的敏捷度越來越高,這要求設(shè)備的抗滋擾本領(lǐng)也越來越強(qiáng),因此PCB設(shè)計(jì)也變得越發(fā)堅(jiān)苦,如何提高PCB的抗滋擾本領(lǐng)成為浩瀚工程師們存眷的重點(diǎn)問題之一。本文將先容PCB設(shè)計(jì)中低落噪聲與電磁滋擾的一些小竅門。
本文引用地點(diǎn):下面是顛末多年設(shè)計(jì)總結(jié)出來的,在PCB設(shè)計(jì)中低落噪聲與電磁滋擾的24個(gè)竅門:
(1) 能用低速芯片就不消高速的,高速芯片用在要害處所。
(2) 可用串一個(gè)電阻的步伐,低落節(jié)制電路上下沿跳變速率。
(3) 只管為繼電器等提供某種形式的阻尼。
(4) 利用滿意系統(tǒng)要求的最低頻率時(shí)鐘。
(5) 時(shí)鐘發(fā)生器只管近到用該時(shí)鐘的器件。石英晶體振蕩器外殼要接地。
(6) 用地線將時(shí)鐘區(qū)圈起來,時(shí)鐘線只管短。
(7) I/O 驅(qū)動(dòng)電路只管近印刷板邊,讓其盡快分開印刷板。對(duì)進(jìn)入印制板的信號(hào)要加濾波,從高噪聲區(qū)來的信號(hào)也要加濾波,同時(shí)用串終端電阻的步伐,減小信號(hào)反射。
(8) MCD 無用端要接高,或接地,或界說成輸出端,集成電路上該接電源地的端都要接,不要懸空。
(9) 閑置不消的門電路輸入端不要懸空,閑置不消的運(yùn)放正輸入端接地,負(fù)輸入端接輸出端。
(10) 印制板只管,利用45 折線而不消90 折線布線以減小高頻信號(hào)對(duì)外的發(fā)射與耦合。
(11) 印制板按頻率和電流開關(guān)特性分區(qū),噪聲元件與非噪聲元件要間隔再遠(yuǎn)一些。
(12) 單面板和雙面板用單點(diǎn)接電源和單點(diǎn)接地、電源線、地線只管粗,經(jīng)濟(jì)是能遭受的話用多層板以減小電源,地的容生電感。
(13) 時(shí)鐘、總線、片選信號(hào)要遠(yuǎn)離I/O 線和接插件。
(14) 模仿電壓輸入線、參考電壓端要只管遠(yuǎn)離數(shù)字電路信號(hào)線,出格是時(shí)鐘。
(15) 對(duì)A/D 類器件,數(shù)字部門與模仿部門甘心統(tǒng)一下也不要交錯(cuò)。
(16) 時(shí)鐘線垂直于I/O 線比平行I/O 線滋擾小,時(shí)鐘元件引腳遠(yuǎn)離I/O 電纜。
(17) 元件引腳只管短,去耦電容引腳只管短。
(18) 要害的線要只管粗,并在雙方加上掩護(hù)地。高速線要短要直。
(19) 對(duì)噪聲敏感的線不要與大電流,高速開關(guān)線平行。
(20) 石英晶體下面以及對(duì)噪聲敏感的器件下面不要走線。
(21) 弱信號(hào)電路, 330UF 25V, 貼片電解電容,低頻電路周圍不要形成電流環(huán)路。
(22) 信號(hào)都不要形成環(huán)路,如不行制止,讓環(huán)路區(qū)只管小。
(23) 每個(gè)集成電路一個(gè)去耦電容。每個(gè)電解電容邊上都要加一個(gè)小的高頻旁路電容。
(24) 用大容量的鉭電容或聚酷電容而不消電解電容作電路充放電儲(chǔ)能電容。利用管狀電容時(shí),外殼要接地。
Copyright 2020© 東莞市立邁電子有限公司 版權(quán)所有 粵ICP備2020136922號(hào)-1
24小時(shí)服務(wù)電話:13336555866 郵箱:jimmy@limak.cn
公司地址:廣東省東莞市塘廈鎮(zhèn)東興路162號(hào)振興大廈 網(wǎng)站地圖